Modélisation, simulation et caractérisation électrique de cellule mémoire DRAM 1T : A2RAM - Laboratoire d'Electronique et des Technologies de l'Information Accéder directement au contenu
Thèse Année : 2019

Modeling, simulation and electrical characterization of 1T-DRAM cell : A2RAM

Modélisation, simulation et caractérisation électrique de cellule mémoire DRAM 1T : A2RAM

Résumé

With the growing of IOTs we need specific embedded memory which will be easily implemented in IOTs applications. This memory has to respect specific requirements; like: simple operation mode, high density, low power consumption, low cost. One memory which can fill all these requirements is the DRAM. The DRAM has been proposed for the first time in 1968 in its traditional architecture called 1T/1C-DRAM; but the main problem with this architecture is its low density of integration due to the limite on the scalability of the capacitor. That is why one has introduced new architectures of DRAM with no capacitor: we call them 1T-DRAM. Here the transistor is used to store and read the information. In the literature we can find many 1T-DRAM architectures, but the purpose of this thesis is to study the A2RAM, in order to see if it can be used as an embedded DRAM.
Avec la croissance de transfert de données, principalement à cause des applications de type internet des objets, il y a un besoin accru de système de stockage (mémoires). L’idéale est d’avoir une mémoire spécifique qui sera facilement intégrée dans ces applications. Cette mémoire doit respecter des exigences spécifiques telles que : une simplicité du mode de fonctionnement, une grande densité d’intégration, une faible consommation électrique, et bas coût de fabrication. Une mémoire capable de répondre à toutes ces exigences n’existe pas, mais une architecture mémoire qui se rapproche des ces critères est la cellule mémoire dynamique (DRAM) intégrée (eDRAM). La DRAM a été proposée pour la première fois en 1968 dans son architecture traditionnelle 1T/1C-DRAM où le transistor sert de point d’accès et la capacité est le point de stockage à l’information. Mais le principal problème de cette architecture est sa faible densité d'intégration causée par la limitation de la miniaturisation de sa capacité de stockage. Une solution pour contourner cette limitation serait l’utilisation d’architectures DRAM sans capacité de stockage : on parle de 1T-DRAM. Ici, le transistor est utilisé pour stocker et lire l’information. On trouve dans la littérature de nombreuses architectures DRAM 1T, mais le but de cette thèse est d'étudier l'A2RAM, afin de voir si elle peut être utilisée en tant que DRAM intégrée.
Fichier principal
Vignette du fichier
TCHEME_WAKAM_2019_archivage.pdf (7.79 Mo) Télécharger le fichier
Origine : Version validée par le jury (STAR)

Dates et versions

tel-02535001 , version 1 (07-04-2020)

Identifiants

  • HAL Id : tel-02535001 , version 1

Citer

Francois Tcheme Wakam. Modélisation, simulation et caractérisation électrique de cellule mémoire DRAM 1T : A2RAM. Micro et nanotechnologies/Microélectronique. Université Grenoble Alpes, 2019. Français. ⟨NNT : 2019GREAT078⟩. ⟨tel-02535001⟩
175 Consultations
193 Téléchargements

Partager

Gmail Facebook X LinkedIn More